-- Copyright © 1993 by McGraw-Hill, Inc. and Zainalabedin Navabi
-- FIGURE 8.9
-- SIMULTANEOUS SIMULATION OF BEHAVIORAL AND AVARAGE_DELAY_BEHAVIORAL
ARCHITECTURES OF D_SR_FLIPFLOP :
|-TIME--|-----------------------------SIGNAL NAMES----------------------------|
| (NS) | |
| | SS RR CC DD Q1 Q2 QB1 QB2 |
| | |
|-------|---------------------------------------------------------------------|
| | |
| 0 | '0' '0' '0' '0' '0' '0' '0' '0' |
| +1 | ... ... ... ... ... ... '1' ... |
| 6 | ... ... ... ... ... ... ... '1' |
| 200 | '1' ... ... ... ... ... ... ... |
| 206 | ... ... ... ... ... '1' ... '0' |
| +1 | ... ... ... ... '1' ... '0' ... |
| 500 | ... ... '1' ... ... ... ... ... |
| 1000 | ... ... '0' ... ... ... ... ... |
| 1200 | '0' ... ... ... ... ... ... ... |
| 1400 | ... '1' ... ... ... ... ... ... |
| 1406 | ... ... ... ... ... '0' ... '1' |
| +1 | ... ... ... ... '0' ... '1' ... |
| 1500 | ... ... '1' ... ... ... ... ... |
| 2000 | ... ... '0' ... ... ... ... ... |
| 2200 | ... '0' ... ... ... ... ... ... |
| 2400 | ... ... ... '1' ... ... ... ... |
| 2500 | ... ... '1' ... ... ... ... ... |
| 2506 | ... ... ... ... ... '1' ... '0' |
| +1 | ... ... ... ... '1' ... '0' ... |
| 3000 | ... ... '0' ... ... ... ... ... |
| 3300 | ... ... ... '0' ... ... ... ... |
| 3500 | ... ... '1' ... ... ... ... ... |
| 3506 | ... ... ... ... ... '0' ... '1' |
| +1 | ... ... ... ... '0' ... '1' ... |
| 4000 | ... ... '0' ... ... ... ... ... |
| | |
|-------|---------------------------------------------------------------------|